EDA8000现代SOPC/EDA综合开发实验系统
- 购买咨询:
-
产品介绍
EDA8000型现代EDA/SOPC/DSP综合开发实验系统 (USB接口)
|
|
一、产品概述 随着电子电路复杂度的加大,数字电路越来越多的在应用到电路设计中得到应用,可编程逻辑器件也被广泛地用在各种电子产品的设计和应用过程中,而且占有比例越来越大。它一方面提高了产品的可靠性,另一方面也增加了设计的灵活性和可维护性,使电子电路的设计更加方便快捷。在硬件的设计思路上,要改变原来传统的设计方式,用设计软件的方式方法来设计硬件。在电子设计自动化技术开始普及到学校的时候,结合多年开发经验,分析国内外多种实验仪,取长补短,研发出了EDA8000型实验仪,EDA8000实验仪的出现为您学习EDA提供巨大帮助。综合起来EDA8000实验仪具有以下多种特点。
|
二、 系统特点 1. 自动连线/手工连线双模式,适应模块实验、课程设计、电子制作竞赛、研发多种需要; 2. 首创内置Altera/Xilinx/国产主流厂家各种FPGA下载器,无需额外配置下载器; 3. 支持国产FPGA 4. 同时支持EDA、DSP、SOPC系统的仿真、开发; 5. 采用集成度高、运行速度极高的FPGA器件作为控制芯片,最高运行速度高; 6. 自带50M逻辑分析仪,可以监视CPLD/FPGA引脚信号; 7. 支持二次开发,自带MCU仿真器,可以直接在KEIL uV2或uV3界面中下载、调试用户程序; 8. 实验系统电路模块整齐、清晰,实验用元器件符号、结构直观明了; 9. 印制电路板采用金属喷漆镀膜降低环境噪声;上层连线较少,防止尖状物损坏电路板上层连线; 10. 印制板生产全部采用波峰焊+贴片焊接技术,焊点可靠、整齐美观; 11. 实验插孔采用叠式自锁镀金大孔,接触可靠,便于维护; 12. 箱体壳采用防火/抗震材料,转角采用铝合金加固,结构结实、经久耐磨;
|
三、主要技术性能 1、 电源 输入:110V~240V宽适应交流输入; 输出:±5V(≥3A),具有过流、短路保护功能; 2、 EDA主机 ① 目标芯片资源软开放+硬开放 EDA8000采用FPGA可重配置技术实现目标芯片的资源软开放和硬开放双重开放,且核心板、外设、扩展区完全独立,用户可对实验系统进行扩展,实现实验内容最大化拓展。 ② 支持软件连线和硬件手工连线 EDA8000采用“软件配置” 技术,在软件上接好需要的连线,下载到实验仪即可实现硬件接线,如果连线有冲突例如输入输出短路等,软件还会给出错误提示;这样可以避免硬接线因接错线而导致实验系统损坏的可能。同时软件接线另外一个优点在于可以将连线方案保存在磁盘上,便于下次使用。实验仪的系统工作频率也通过软件方式设置,无需跳线,避免接插件噪声。 ③ 智能译码 EDA8000采用智能译码技术,与软件连接技术相似,软件上设置好译码方式后,下载到实验仪上即可在实验仪实现所要求的译码电路。智能译码提供无限制的多种模式,并可以将译码定义保存在磁盘上。 ④ 双工作模式 学生在进行验证性实验过程中,除了可以用模式配置软件进行连线外,还可以通过系统键盘操作选择内置的24种连线方案,简化了一部分操作过程; ⑤ 逻辑分析仪(50MHz)、波形发生器(50MHz) 在EDA实验和EDA设计中,单凭有限的输出设备(数码管、发光二极管)是不能完全发现设计中的错误,更不能观察、理解信号的先后时序关系。在电路工作于高频状态时,这种情况尤其突出。EDA8000提供了8路逻辑分析仪,采样频率可达50MHz,采样深度达32K,并可指定采样的触发条件。可以将电路的工作状态采样回来,以波形的方式显示出来,让学生直观地看到电路的工作时序,查出产生错误的原因。 ⑥ 软、硬件结合 EDA8000实验系统采用软、硬件结合技术,可以在PC机的软件上定义实验所要连线,下载到实验仪上即可。实验仪运行的结果可以在软件上观察到,如果想观察高速信号,就用逻辑分析仪采样,传上来进行分析。软件可以将RAM的数据下载到实验仪上,供实验仪做VGA、DAC等数据输出类实验。也可将ADC采样的到数据上载到PC机的软件中,供学生分析、观察、保存。 ⑦ 核心板与外设独立,核心板可更换型号 EDA8000实验仪采用FPGA/EPLD核心板与外设相互独立的结构,实验系统的显示译码、键盘输出均不占用适配板的资源。核心板与实验仪之间用I/O脚连接,从理论上讲,这种结构可以无限扩展FPGA/EPLD实验种类,只要在FPGA/EPLD适配板上将正确的I/O信号接到实验仪上,就可以对这种FPGA/EPLD进行实验和设计,加上 “软件配置”技术,可扩展性强,使用灵活。 ⑧ 支持低电压: 电源支持1.8V、2.5V、3.3V、±5V电压;支持1.8V、2.5V、3.3V、5V CPLD、FPGA核电压; ⑨ 支持FPGA+MCU综合系统级应用的实验 在EDA的实验中,强调真实性和实用性。EDA8000实验系统提供了一个用户CPU,并且有外围的键盘、八段数码显示、液晶显示屏,在课程设计、毕业设计、竞赛中可以将FPGA与MCU组合起来,实现完整的系统级应用的设计。 ⑩ 内置FPGA下载器、MCU高性能仿真器 内置独创自主研发的FPGA下载器,无需外挂;板载1个MCU仿真器支持ARM、51等MCU的调试,在系统级应用实验中无需再外挂调试器;整个系统联机仅需1条USB线缆即可实现FPGA和MCU的调试,降低实验室管理复杂度。 ⑪ 支持DSP、SOPC开发 系统可以利用QuartusII、MATLAB、Nios进行DSP、SOPC系统开发。 ⑫ 支持软件模拟 VHDL/Verilog可以在源码上执行逐条语句运行。
3、核心板(全新支持国产FPGA)
A 核心板-EP4CE15 资源如下: 1.AlteraEP4CE15(15408个寄存器,504Kbit RAM资源,56个硬件乘法器,4个PLL) 2.板载EPCS4配置芯片及AS编程接口 3.JTAG编程接口 4.16M x 16bit SDRAM 5.2通道1Hz-100MHz时钟输入(来自底板) 6.64个IO扩展座(含2个时钟信号)
B 核心板- EG4D20(安路科技EG4系列) 资源如下: 1.安路科技EG4D20(19600 LUTs, 19600个寄存器, 1088Kbit RAM资源, 29个硬件乘法器,4个PLL) 2.芯片内置8M x 16bit SDRAM 3.板载大容量配置芯片 4.JTAG编程接口 5.2通道1Hz-100MHz时钟输入(来自底板) 6.64个IO扩展座(含2个时钟信号)
C 核心板- GW1NR-9(高云科技小蜜蜂系列) 资源如下: 1.高云科技小蜜蜂系列GW1NR-9(8640 LUTs, 6480个寄存器, 485Kbit RAM资源, 20个硬件乘法器,2个PLL) 2.芯片内置64Mbit PSRAM 3.众多免费IP核(硬核和软核) 4.板载大容量配置芯片 5.JTAG、MSPI编程接口 6.2通道1Hz-100MHz时钟输入(来自底板) 7.64个IO扩展座(含2个时钟信号)
|
五、用户实验模块
1.扬声器控制电路 2.存储(ROM/RAM)访问电路 3.8位LED数码管显示电路 4.16路多功能按键输入电路(高/低、锁存器、计数器输入) 5.16位LED发光管显示电路 6.并行A/D转换电路 7.并行D/A转换电路 8.串行A/D转换电路 9.串行D/A转换电路 10.三线EEPROM读写控制电路
|
11.二线EEPROM读写控制电路 12.16×16 LED点阵显示电路 13.VGA显示控制电路 14.PS2接口电路 15.USB模块电路 16.4×6矩阵键盘电路 17.6位LED数码管电路 18.128×64液晶显示器电路 19.用户扩展接口(可定制) |
六、实验内容 【基础实验】 1.1位全加器 2.2选1多路选择器 3.8位硬件加法器 4.7段数码显示译码器 5.8位串入并出寄存器 6.8位并入串出寄存器 7.内部三态总线 8.含异步清0和同步时钟使能的4位加法计数器 9.数控分频器 10.4位十进制频率计设计 11.译码扫描显示电路设计 12.用状态机实现序列检测器的设计 13.用状态机对ADC0832电路控制实现SIN函数发生器 14.用状态机实现ADC0809的采样控制电路
|
15.DMA方式A/D采样控制电路设计 16.硬件电子琴电路设计 17.硬件的乐曲自动演奏电路设计 18.秒表 19.移位相加8位硬件乘法器电路设计 20.VGA图象显示控制器设计(彩条) 21.VGA图象显示控制器设计(图形) 22.等精度频率计设计 23.模拟波形发生器电路设计 24.虚拟示波器 25.通用异步收发器(UART)设计 26.8位CPU设计 27.高精度A/D、D/A转换实验 |